| 注册
首页|期刊导航|电子器件|一种16.9 mW 10 bit 50 Msample/s 流水线ADC IP核设计

一种16.9 mW 10 bit 50 Msample/s 流水线ADC IP核设计

陈珍海 袁俊 郭良权 于宗光

电子器件2008,Vol.31Issue(4):1205-1209,5.
电子器件2008,Vol.31Issue(4):1205-1209,5.

一种16.9 mW 10 bit 50 Msample/s 流水线ADC IP核设计

A 16.9 mW 10 bit 50 Msample/s Pipelined ADC IP Core

陈珍海 1袁俊 2郭良权 2于宗光3

作者信息

  • 1. 江南大学信息工程学院,江苏,无锡,214122
  • 2. 中国电子科技集团公司58所,江苏,无锡,214035
  • 3. 西安电子科技大学微电子学院,西安,710071
  • 折叠

摘要

关键词

流水线ADC/低功耗/模拟IP核/运算放大器共享技术

分类

信息技术与安全科学

引用本文复制引用

陈珍海,袁俊,郭良权,于宗光..一种16.9 mW 10 bit 50 Msample/s 流水线ADC IP核设计[J].电子器件,2008,31(4):1205-1209,5.

基金项目

江苏省自然科学基金资助"系统集成芯片(SOC)中IP模块的设计与验证方法研究"(BK2007026) (SOC)

电子器件

OACSTPCD

1005-9490

访问量0
|
下载量0
段落导航相关论文