基于FPGA的可扩展高速FFT处理器的设计与实现OA
Design and Implementation of a Scalable and High-speed FFT Processor Based on FPGA
本文提出了基于FPGA实现傅里叶变换点数可灵活扩展的流水线FFT处理器的结构设计以及各功能模块的算法实现,包括高组合数FFT算法的流水线实现结构、级间混序读/写RAM地址规律、短点数FFT阵列处理结构以及补码实现CORDIC算法的流水线结构等.利用FPGA实现的各功能模块组装了64点FFT处理器.从其计算性能可知,在输入数据速率为20 MHz时,利用此结构实现的FFT处理器计算1 024点FFT的运算时间约为52 μs.
刘晓明;孙学
重庆大学,通信工程学院,重庆,400044中国西南电子技术研究所,四川,成都,610036
信息技术与安全科学
快速傅里叶变换处理器坐标旋转数字计算机现场可编程门阵列设计
《电讯技术》 2005 (3)
147-151,5
评论