| 注册
首页|期刊导航|电子器件|一种基于FPGA的新颖的高容错加法器的设计

一种基于FPGA的新颖的高容错加法器的设计

尹立群 袁国顺

电子器件2009,Vol.32Issue(2):372-375,4.
电子器件2009,Vol.32Issue(2):372-375,4.

一种基于FPGA的新颖的高容错加法器的设计

Novel Fault-Tolerant Adder Design Basing on the Triple Module Redundancy System

尹立群 1袁国顺1

作者信息

  • 1. 中科院微电子研究所,北京,100029
  • 折叠

摘要

关键词

集成电路设计/三模冗余设计/操作数循环移位及取反容错/同部件失效问题/全加器

分类

信息技术与安全科学

引用本文复制引用

尹立群,袁国顺..一种基于FPGA的新颖的高容错加法器的设计[J].电子器件,2009,32(2):372-375,4.

电子器件

OACSTPCD

1005-9490

访问量0
|
下载量0
段落导航相关论文