| 注册
首页|期刊导航|计算机工程与应用|一种嵌入式处理器的动态可重构Cache设计

一种嵌入式处理器的动态可重构Cache设计

张毅 汪东升

计算机工程与应用2004,Vol.40Issue(8):94-96,232,4.
计算机工程与应用2004,Vol.40Issue(8):94-96,232,4.

一种嵌入式处理器的动态可重构Cache设计

A Dynamic Configurable Cache Design of Embedded Processor

张毅 1汪东升1

作者信息

  • 1. 清华大学计算机科学与工程系,北京,100084
  • 折叠

摘要

关键词

高速缓存/嵌入式处理器/动态可重构/命中率

分类

信息技术与安全科学

引用本文复制引用

张毅,汪东升..一种嵌入式处理器的动态可重构Cache设计[J].计算机工程与应用,2004,40(8):94-96,232,4.

计算机工程与应用

OA北大核心CSCDCSTPCD

1002-8331

访问量0
|
下载量0
段落导航相关论文