首页|期刊导航|计算机工程|基于FPGA的高速数据采集系统设计与实现

基于FPGA的高速数据采集系统设计与实现OACSCDCSTPCD

Design and Implementation of High Speed Data Acquisition System Based on FPGA

中文摘要英文摘要

设计一种基于现场可编程门阵列(FPGA)的高速数据采集系统,将AT84AD001B高速A/D转换器与StratixⅡ系列的FPGA作为数据采集和处理主体,并在紧凑型外部设备互连系统平台上进行性能指标测试.结果表明,该系统可实现采样率为l GS/s的双通道和采样率为2 GS/s的单通道交替并行数据采集性能,以及带宽达到200 MHz、放大倍数达到5倍的前端模拟信号调理性能,具有模块化、坚固性、可靠性和可扩展性等特点.

This paper designs a high speed data acquisition system based on Field Programmable Gate Array(FPGA). It makes AT84AD001B high-speed A/D converter and Stratix II series of FPGA as data collection and processing main body, and goes on performance index test on Compact Peripheral Component Interconnect(cPCI). Result shows that the sampling rate is 1 GS/s dual channel and sampling rate is 2 GS/s single channel alternate parallel data acquisition performan…查看全部>>

邵磊;倪明

中国电子科技集团公司第三十二研究所,上海200233中国电子科技集团公司第三十二研究所,上海200233

信息技术与安全科学

现场可编程门阵列高速数据采集高速A/D模拟信号调理

Field Programmable Gate Array(FPGA) high speed data acquisition high speed A/D analog signal conditioning

《计算机工程》 2011 (19)

221-223,3

国家部委基金资助项目

10.3969/j.issn.1000-3428.2011.19.073

评论

您当前未登录!去登录点击加载更多...