| 注册
首页|期刊导航|高技术通讯|用于多核同步优化的cache一致性协议设计

用于多核同步优化的cache一致性协议设计

陈李维 张广飞 汪文祥 王焕东 李玲

高技术通讯2013,Vol.23Issue(11):1110-1116,7.
高技术通讯2013,Vol.23Issue(11):1110-1116,7.DOI:10.3772/j.issn.1002-0470.2013.11.002

用于多核同步优化的cache一致性协议设计

A cache coherence protocol for optimizing CMP synchronization

陈李维 1张广飞 2汪文祥 3王焕东 4李玲1

作者信息

  • 1. 中国科学院计算机体系结构国家重点实验室 北京100190
  • 2. 中国科学院计算技术研究所 北京100190
  • 3. 中国科学院大学 北京100049
  • 4. 龙芯中科技术有限公司 北京100190
  • 折叠

摘要

关键词

同步/栅障//cache一致性协议/片上多核处理器(CMPs)

Key words

synchronization/barrier/lock/cache coherence protocol/chip multiprocessors (CMPs)

引用本文复制引用

陈李维,张广飞,汪文祥,王焕东,李玲..用于多核同步优化的cache一致性协议设计[J].高技术通讯,2013,23(11):1110-1116,7.

基金项目

国家“核高基”科技重大专项课题(2009ZX01028-002-003,2009ZX01029-001-003,2010ZX01036-001-002),国家自然科学基金(60921002,61003064,61050002,61070025,61100163,61133004,61173001,61232009)和863计划(2012AA010901,2012AA011002,2012AA012202,2013AA014301)资助项目. (2009ZX01028-002-003,2009ZX01029-001-003,2010ZX01036-001-002)

高技术通讯

OA北大核心CSCDCSTPCD

1002-0470

访问量0
|
下载量0
段落导航相关论文