| 注册
首页|期刊导航|北京大学学报(自然科学版)|基于0.13μm CMOS工艺的6.25 Gb/s高速串行数据接收器的设计

基于0.13μm CMOS工艺的6.25 Gb/s高速串行数据接收器的设计

李路 王子男 盖伟新

北京大学学报(自然科学版)2014,Vol.50Issue(4):617-622,6.
北京大学学报(自然科学版)2014,Vol.50Issue(4):617-622,6.DOI:10.13209/j.0479-8023.2014.106

基于0.13μm CMOS工艺的6.25 Gb/s高速串行数据接收器的设计

A 0.13-μm CMOS 6.25-Gb/s High-Speed Serial-Link Receiver

李路 1王子男 1盖伟新1

作者信息

  • 1. 北京大学信息科学技术学院微纳电子学系,北京100871
  • 折叠

摘要

关键词

串行接收器/均衡器/串并转换器

Key words

serial-link receiver/equalizer/DEMUX

分类

信息技术与安全科学

引用本文复制引用

李路,王子男,盖伟新..基于0.13μm CMOS工艺的6.25 Gb/s高速串行数据接收器的设计[J].北京大学学报(自然科学版),2014,50(4):617-622,6.

基金项目

国家自然科学基金(61376035)和高等学校博士学科点专项科研基金(20130001110005)资助 (61376035)

北京大学学报(自然科学版)

OA北大核心CSCDCSTPCD

0479-8023

访问量0
|
下载量0
段落导航相关论文