基于MAC单元的低功耗低延时FIR滤波器的设计与分析OA北大核心CSTPCD
Design and analysis of low-power consumption and low-latency FIR filter based on MAC unit
乘法器在数字信号处理系统中承担了很重要的作用,而乘法器消耗相当大的功耗,因此有必要进行乘法器的低功耗研究。介绍一种基于乘法累加(MAC)单元的FIR滤波器的设计,其中乘法器利用基4华莱士树乘法器,加法器利用超前进位加法器,在优化整合之后,得到低延时低功耗FIR滤波器。实验证明,该文设计的FIR滤波器具有很小的延时与很低的动态功耗。
The multiplier unit plays an important part in digital signal processing system,but it has considerable power con⁃sumption,so it is necessary to research the low⁃power consumption of the multiplier unit. A design of FIR filter based on multi⁃plier and accumulator(MAC)is introduced. The multiplier uses the radix⁃4 Wallace tree multiplier,and the accumulator uses the carry lookahead adder(CLA). After the optimization and integration,a low⁃latency and low…查看全部>>
李琼;杜爱民;曹馨;赵琳;李翠红
中国科学院地质与地球物理研究所 地球与行星重点实验室,北京 100029 中国科学院大学,北京 100049中国科学院地质与地球物理研究所 地球与行星重点实验室,北京 100029中国科学院地质与地球物理研究所 地球与行星重点实验室,北京 100029中国科学院地质与地球物理研究所 地球与行星重点实验室,北京 100029
信息技术与安全科学
有限冲激响应滤波器MAC单元动态功耗延时
FIR filterMAC unitdynamic power consumptiontime delay
《现代电子技术》 2016 (16)
155-158,4
中国国家基础研究发展计划(2014CB845903;2012CB825604);国家R&D关键科学仪器项目(ZDYZ2012-1-01)
评论