| 注册
首页|期刊导航|计算机工程|基于FPGA的动态部分可重构智能I/O接口设计与实现

基于FPGA的动态部分可重构智能I/O接口设计与实现

徐健 李贺 龚东磊 方明

计算机工程2016,Vol.42Issue(6):14-20,7.
计算机工程2016,Vol.42Issue(6):14-20,7.DOI:10.3969/j.issn.1000-3428.2016.06.003

基于FPGA的动态部分可重构智能I/O接口设计与实现

Design and Implementation of Dynamic Partial Reconfiguration Intelligent I/O Interface Based on FPGA

徐健 1李贺 1龚东磊 1方明1

作者信息

  • 1. 中国电子科技集团公司第三十二研究所,上海200233
  • 折叠

摘要

关键词

现场可编程门阵列/片上系统/Vivado工具/PetaLinux环境/部分可重构/总线接口

Key words

Field Programmable Gate Array (FPGA)/System-on-Chip (SoC)/Vivado tool/PetaLinux environment/partial reconfiguration/bus interface

分类

信息技术与安全科学

引用本文复制引用

徐健,李贺,龚东磊,方明..基于FPGA的动态部分可重构智能I/O接口设计与实现[J].计算机工程,2016,42(6):14-20,7.

基金项目

国家部委基金资助项目. ()

计算机工程

OA北大核心CSCDCSTPCD

1000-3428

访问量2
|
下载量0
段落导航相关论文