| 注册
首页|期刊导航|计算机与数字工程|高速数字电路寄生电感计算方法研究

高速数字电路寄生电感计算方法研究

谷会涛

计算机与数字工程2016,Vol.44Issue(10):2090-2092,3.
计算机与数字工程2016,Vol.44Issue(10):2090-2092,3.DOI:10.3969/j.issn.1672-9722.2016.10.048

高速数字电路寄生电感计算方法研究

Computation Method of Parasitic Inductance for High Speed Circuits

谷会涛1

作者信息

  • 1. 海军计算技术研究所 北京 100841
  • 折叠

摘要

Abstract

Decoupling capacitors can effectively improve the power integrity of high speed circuit .To design and select suitable decoupling capacitors ,kinds of parasitic inductance should be analyzed .This paper analyzes circuit board structure and the electrical current flow path of decoupling capacitors ,then proposes a fast and accurate computation method for para‐sitic inductance .This computation method can help for decoupling capacitor design .

关键词

电源系统/电源完整性/计算模型/寄生电感

Key words

power system/power integrity/computation module/parasitic inductance

分类

信息技术与安全科学

引用本文复制引用

谷会涛..高速数字电路寄生电感计算方法研究[J].计算机与数字工程,2016,44(10):2090-2092,3.

计算机与数字工程

OACSTPCD

1672-9722

访问量0
|
下载量0
段落导航相关论文