| 注册
首页|期刊导航|电子器件|基于DDS+PLL的低相噪频率合成器设计

基于DDS+PLL的低相噪频率合成器设计

宋雪莹 崔永俊 张祥 刘坤

电子器件2019,Vol.42Issue(4):947-952,6.
电子器件2019,Vol.42Issue(4):947-952,6.DOI:10.3969/j.issn.1005-9490.2019.04.026

基于DDS+PLL的低相噪频率合成器设计

Design of Low Phase Noise Frequency Synthesizer Based on DDS+PLL

宋雪莹 1崔永俊 1张祥 1刘坤1

作者信息

  • 1. 中北大学仪器科学与动态测试教育部重点实验室,电子测试技术国防科技重点实验室,仪器与电子学院,太原030051
  • 折叠

摘要

关键词

DDS/PLL/频率合成器/FPGA/AD9910/ADF4108

分类

信息技术与安全科学

引用本文复制引用

宋雪莹,崔永俊,张祥,刘坤..基于DDS+PLL的低相噪频率合成器设计[J].电子器件,2019,42(4):947-952,6.

基金项目

国家自然科学基金项目( 61335008) ( 61335008)

电子器件

OA北大核心CSTPCD

1005-9490

访问量0
|
下载量0
段落导航相关论文