| 注册
首页|期刊导航|太原理工大学学报|0.35μm高速真随机数芯片设计

0.35μm高速真随机数芯片设计

侯二林 朱翔 冯纯益 张建国 王云才

太原理工大学学报2019,Vol.50Issue(6):842-846,5.
太原理工大学学报2019,Vol.50Issue(6):842-846,5.DOI:10.16355/j.cnki.issn1007-9432tyut.2019.06.020

0.35μm高速真随机数芯片设计

Design of an ASIC TRNG Using 0.35 μm CMOS Technology

侯二林 1朱翔 2冯纯益 2张建国 1王云才1

作者信息

  • 1. 太原理工大学 新型传感器与智能控制教育部和山西省重点实验室,太原 030024
  • 2. 成都三零嘉微电子有限公司,四川 成都 610041
  • 折叠

摘要

关键词

ASIC/布尔混沌/随机数发生器/随机性测试/自治布尔网络

分类

信息技术与安全科学

引用本文复制引用

侯二林,朱翔,冯纯益,张建国,王云才..0.35μm高速真随机数芯片设计[J].太原理工大学学报,2019,50(6):842-846,5.

基金项目

国家自然科学基金资助项目(61475111,61775158),山西省回国留学人员科研资助项目(2017-重点 2) (61475111,61775158)

太原理工大学学报

OA北大核心CSTPCD

1007-9432

访问量0
|
下载量0
段落导航相关论文