光通信研究Issue(6):21-26,34,7.DOI:10.13756/j.gtxyj.2019.06.005
一种100 Gbit/s/400 Gbit/s光网络低时延FEC编译码的FPGA实现
An Implementation of Low Latency FEC Encoding and Decoding for 100 Gbit/s/400 Gbit/s Optical Network based on FPGA
施泓昊 1吕建新2
作者信息
- 1. 武汉邮电科学研究院,武汉 430074
- 2. 光纤通信技术和网络国家重点实验室,武汉 430074
- 折叠
摘要
关键词
超100Gbit/s光网络/KP4前向纠错编码/低时延/里德-所罗门并行编码/里德-所罗门并行译码分类
信息技术与安全科学引用本文复制引用
施泓昊,吕建新..一种100 Gbit/s/400 Gbit/s光网络低时延FEC编译码的FPGA实现[J].光通信研究,2019,(6):21-26,34,7.