码率兼容空间耦合LDPC码编码器与译码器设计OACSTPCD
Design of rate-compatible spatially coupled LDPC code encoder and decoder
为了实现不同信道条件下的信道编码硬件实现方案,本文构造了一种码率兼容的空间耦合低密度奇偶校验(SC-LDPC)码,并进行了编码器与译码器的现场可编程门阵列(FPGA)实现.编码器采用部分校验子前项编码算法进行不同码率的快速递归编码.译码器采用最小和算法,结合分层译码结构完成译码.该设计在Xilinx xc7k325tffg900-2芯片上进行测试,实现了3种不同码率的空间耦合LDPC码的编码与译码功能,具有良好的译码性能和较低的资源占用率.
张恒皞;丛惠平;赵旦峰
哈尔滨工程大学信息与通信工程学院,黑龙江哈尔滨 150001中国人民解放军91033部队,山东青岛 266071哈尔滨工程大学信息与通信工程学院,黑龙江哈尔滨 150001
信息技术与安全科学
空间耦合LDPC码率兼容编码器部分校验子前项译码器最小和算法分层译码算法现场可编程门阵列
《应用科技》 2020 (6)
23-29,7
评论