| 注册
首页|期刊导航|高技术通讯|基于NVDLA与FPGA结合的神经网络加速器平台设计

基于NVDLA与FPGA结合的神经网络加速器平台设计

管兆康 张志伟

高技术通讯2021,Vol.31Issue(5):479-488,10.
高技术通讯2021,Vol.31Issue(5):479-488,10.DOI:10.3772/j.issn.1002-0470.2021.05.003

基于NVDLA与FPGA结合的神经网络加速器平台设计

Design of neural network accelerator platform based on NVDLA and FPGA

管兆康 1张志伟2

作者信息

  • 1. 华中科技大学人工智能与自动化学院 武汉430074
  • 2. 中国科学院自动化研究所 北京100190
  • 折叠

摘要

关键词

英伟达深度学习加速器(NVDLA)/现场可编程门阵列(FPGA)/硬件加速/模块优化

引用本文复制引用

管兆康,张志伟..基于NVDLA与FPGA结合的神经网络加速器平台设计[J].高技术通讯,2021,31(5):479-488,10.

基金项目

中国科学院战略性先导科技专项(XDB32000000)资助项目. (XDB32000000)

高技术通讯

OACSTPCD

1002-0470

访问量0
|
下载量0
段落导航相关论文