| 注册
首页|期刊导航|数据采集与处理|低硬件成本256点FFT处理器的IP核设计

低硬件成本256点FFT处理器的IP核设计

于建 范浩阳

数据采集与处理2022,Vol.37Issue(4):P.917-925,9.
数据采集与处理2022,Vol.37Issue(4):P.917-925,9.DOI:10.16337/j.1004-9037.2022.04.019

低硬件成本256点FFT处理器的IP核设计

于建 1范浩阳1

作者信息

  • 1. 河北民族师范学院物理与电子工程学院,承德067000
  • 折叠

摘要

关键词

快速傅里叶变换/旋转因子/串接CSD常数乘法器/流水线架构/硬件成本

分类

信息技术与安全科学

引用本文复制引用

于建,范浩阳..低硬件成本256点FFT处理器的IP核设计[J].数据采集与处理,2022,37(4):P.917-925,9.

基金项目

河北省自然科学基金(F2020101001) (F2020101001)

河北省引进留学人员资助项目(C20210301) (C20210301)

河北省承德市科学技术研究与发展计划(202001B014) (202001B014)

河北民族师范学院科学技术研究项目(PT2019026)。 (PT2019026)

数据采集与处理

OA北大核心CSCDCSTPCD

1004-9037

访问量0
|
下载量0
段落导航相关论文