| 注册
首页|期刊导航|电测与仪表|基于排序网络的奇数大数逻辑门电路设计

基于排序网络的奇数大数逻辑门电路设计

王艳 张楠 郭靖

电测与仪表2022,Vol.59Issue(11):P.189-193,5.
电测与仪表2022,Vol.59Issue(11):P.189-193,5.DOI:10.19753/j.issn1001-1390.2022.11.026

基于排序网络的奇数大数逻辑门电路设计

王艳 1张楠 1郭靖1

作者信息

  • 1. 中北大学电子测试技术国防重点实验室,太原030051 仪器科学与动态测试教育部重点实验室,太原030051
  • 折叠

摘要

关键词

SRAM存储器/大数逻辑门/排序网络/FPGA/硬件开销

分类

信息技术与安全科学

引用本文复制引用

王艳,张楠,郭靖..基于排序网络的奇数大数逻辑门电路设计[J].电测与仪表,2022,59(11):P.189-193,5.

基金项目

国家自然科学基金资助项目(61604133)。 (61604133)

电测与仪表

OA北大核心CSTPCD

1001-1390

访问量0
|
下载量0
段落导航相关论文