| 注册
首页|期刊导航|高技术通讯|FPGA实现卷积神经网络加速器

FPGA实现卷积神经网络加速器

张立国 黄文汉 金梅

高技术通讯2023,Vol.33Issue(10):1060-1067,8.
高技术通讯2023,Vol.33Issue(10):1060-1067,8.DOI:10.3772/j.issn.1002-0470.2023.10.006

FPGA实现卷积神经网络加速器

Implementation of a convolutional neural network on an FPGA

张立国 1黄文汉 1金梅1

作者信息

  • 1. 燕山大学电气工程学院 秦皇岛 066004
  • 折叠

摘要

关键词

现场可编程门阵列(FPGA)/卷积神经网络(CNN)/硬件加速器/并行度

Key words

field programmable gate array(FPGA)/convolutional neural network(CNN)/hardware accel-erator/parallelism

引用本文复制引用

张立国,黄文汉,金梅..FPGA实现卷积神经网络加速器[J].高技术通讯,2023,33(10):1060-1067,8.

基金项目

国家重点研发计划(2020YFB1711001)资助项目. (2020YFB1711001)

高技术通讯

OA北大核心CSTPCD

1002-0470

访问量0
|
下载量0
段落导航相关论文