| 注册
首页|期刊导航|电子器件|基于异构计算平台的卷积神经网络加速器的设计

基于异构计算平台的卷积神经网络加速器的设计

王帅 杨帆 周贤中

电子器件2023,Vol.46Issue(6):1621-1628,8.
电子器件2023,Vol.46Issue(6):1621-1628,8.DOI:10.3969/j.issn.1005-9490.2023.06.026

基于异构计算平台的卷积神经网络加速器的设计

Design of Convolutional Neural Network Accelerator Based on Heterogeneous Computing Platform

王帅 1杨帆 1周贤中1

作者信息

  • 1. 广东工业大学信息工程学院,广东 广州510006
  • 折叠

摘要

关键词

卷积神经网络/YOLO-FASTEST模型/FPGA/并行计算/硬件加速

Key words

convolutional neural network/YOLO-FASTEST/FPGA/parallel computing/hardware accelerator

分类

信息技术与安全科学

引用本文复制引用

王帅,杨帆,周贤中..基于异构计算平台的卷积神经网络加速器的设计[J].电子器件,2023,46(6):1621-1628,8.

基金项目

国家自然科学基金项目(61704032) (61704032)

计算机体系结构国家重点实验室开放课题项目(CARCH201814) (CARCH201814)

电子器件

OACSTPCD

1005-9490

访问量0
|
下载量0
段落导航相关论文