|国家科技期刊平台
首页|期刊导航|铁路通信信号工程技术|基于FPGA的异步双端口RAM芯片原型验证研究

基于FPGA的异步双端口RAM芯片原型验证研究OA

中文摘要

为保证芯片功能符合预期,提高流片成功率,异步双端口RAM芯片设计在流片前进行充分的功能验证,其中FPGA原型验证能够重现芯片的实际工作环境,以此验证芯片设计的有效性。基于FPGA的异步双端口RAM芯片原型验证根据芯片定义,选择使用Intel公司的10M40DCF256FPGA为核心硬件搭建FPGA原型验证平台,在平台上通过完成从ASIC到FPGA的代码移植实现芯片原型,然后根据设计需求编写测试程序实现对该芯片的FPGA原型验证。测试结果均符合预期,表明异步双端口RAM芯片的功能符合设计需求,避免项目时间和资金成本的额外增加。

巩京爽;靳旭;武方达;林子明;刘光宇;

北京全路通信信号研究设计院集团有限公司,北京100070 列车自主运行智能控制铁路行业工程研究中心,北京100070

交通运输

异步双端口RAM芯片FPGA原型验证

《铁路通信信号工程技术》 2024 (009)

P.21-25,38 / 6

国家工业和信息化部2021年产业技术基础公共服务平台项目(2021-0162-2-1)。

10.3969/j.issn.1673-4440.2024.09.004

评论