- 年份
- 2023(1)
- 2021(1)
- 2020(2)
- 2019(1)
- 2018(2)
- 2017(1)
- 2015(1)
- 2014(1)
- 2013(3)
- 2012(2)
- 更多...
- 核心收录
- 中国科学引文数据库(CSCD)(25)
- 北京大学中文核心期刊目录(北大核心)(23)
- 中国科技论文与引文数据库(CSTPCD)(22)
- 刊名
- 现代电子技术(8)
- 电子学报(6)
- 半导体学报(3)
- 计算机工程(3)
- 电子器件(2)
- 电子科技大学学报(2)
- 西安电子科技大学学报(自然科学版)(2)
- 计算机工程与应用(2)
- 计算机工程与科学(2)
- 信息工程大学学报(1)
- 更多...
- 作者单位
- 北京大学(2)
- 华东理工大学(2)
- 国防科技大学(2)
- 西北工业大学(2)
- 上海交通大学(1)
- 中国科学院半导体研究所(1)
- 中国科学院软件研究所(1)
- 兰州大学(1)
- 内蒙古工业大学(1)
- 华中科技大学(1)
- 更多...
- 语种
- 汉语(52)
- 关键词
- 加法器(52)
- FPGA(5)
- 乘法器(5)
- 超前进位(3)
- FIR滤波器(2)
- Verilog HDL(2)
- 多值逻辑(2)
- 归纳(2)
- 忆阻器(2)
- 描述(2)
- 更多...
- 作者
- 宋国新(2)
- 张欢欢(2)
- 杨晓阔(2)
- 蔡理(2)
- 邵志清(2)
- 丁铁夫(1)
- 侯震(1)
- 光焱(1)
- 刘保军(1)
- 刘凌(1)
- 更多...
相关度
- 相关度
- 发表时间
每页显示10条
- 每页显示10条
- 每页显示20条
- 每页显示30条
已找到 52 条结果
- 支持AltiVec技术的可分裂式加法器研究与设计北大核心CSCDCSTPCD
- 基于Verilog的门级功耗建模及实际应用摘要:对数字电路中的功耗产生机理进行了分析,根据此原理,利用Verilog硬件描述语言编写了一个门级功耗模型,并将他应用到3种不同结构的加法器中,分别测量其功耗,分析了功耗大小不同的原因.理论分析的结果与实际测量的结果是一致的,说明了该功耗模型的正确性.
- 用电流型CMOS电路实现三值算术电路
- 基于FPGA的高速、高阶FIR滤波器设计
- 基于FPGA快速平方根算法的实现CSTPCD
- Simulink在数字电路仿真中的应用
- 加法器在锅炉汽包水位控制系统中的应用
- 用于密码芯片抗功耗攻击的功耗平衡加法器北大核心CSCD
- DF-FPDLMS自适应滤波器的可测性设计与测试北大核心CSCDCSTPCD
- 恒运热电C厂给水调节系统存在的问题及解决方法