- 年份
- 2025(1)
- 2023(1)
- 2020(2)
- 2019(3)
- 2018(1)
- 2016(1)
- 2015(2)
- 2014(4)
- 2013(1)
- 2012(1)
- 更多...
- 核心收录
- 中国科技论文与引文数据库(CSTPCD)(22)
- 中国科学引文数据库(CSCD)(15)
- 北京大学中文核心期刊目录(北大核心)(15)
- 刊名
- 现代电子技术(6)
- 电子科技(3)
- 北京大学学报(自然科学版)(2)
- 无线电工程(2)
- 无线电通信技术(2)
- 现代雷达(2)
- 科技广场(2)
- 舰船电子工程(2)
- 东南大学学报(自然科学版)(1)
- 中国光学(1)
- 更多...
- 作者单位
- 西安电子科技大学(3)
- 东南大学(2)
- 云南师范大学(2)
- 北京大学(2)
- 南京航空航天大学(2)
- 中南大学(1)
- 北京航空航天大学(1)
- 华中科技大学(1)
- 华南理工大学(1)
- 南京邮电大学(1)
- 更多...
- 语种
- 汉语(49)
- 关键词
- 数控振荡器(49)
- FPGA(12)
- 全数字锁相环(9)
- CORDIC算法(7)
- 数字锁相环(4)
- 查找表(4)
- 相位累加器(4)
- 抖动(3)
- 数字下变频(3)
- 滤波器(3)
- 更多...
- 作者
- 俞东松(2)
- 刘立东(2)
- 周渭(2)
- 和伟(2)
- 屈八一(2)
- 李智奇(2)
- 李曼义(2)
- 李树晨(2)
- 李珊珊(2)
- 程腾(2)
- 更多...
相关度
- 相关度
- 发表时间
每页显示10条
- 每页显示10条
- 每页显示20条
- 每页显示30条
已找到 49 条结果
- 基于查找表和CORDIC算法的数控振荡器的设计
- 全数字锁相环及其数控振荡器的FPGA设计CSTPCD
- 基于CPLD下GDF格式的全数字锁相环路的设计摘要:简要介绍了数字锁相环的基本原理,在MAX+PLUS II中用GDF对DPLL(全数字锁相)系统进行了设计.给出了数字锁相环路主要模块的设计方法及仿真结果,给出了设计过程;并根据系统的参数进行了性能分析,最后给出了整个系统的功能仿真结果.具有一定的工程实用价值.
- 一种增/减量可变的计数式数控振荡器的设计CSTPCD
- 基于FPGA的导航抗干扰接收机数字变频的实现
- 基于CORDIC算法的NCO北大核心CSCDCSTPCD
- 嵌入式数字锁相环的设计实现CSTPCD
- 基于自适应IIR滤波的抗干扰DDS系统设计CSTPCD
- 基于FPGA的数控振荡器设计
- 一种新型的HDB3编解码电路