由于在QuartusII中自带的除法运算的兆模块lpm_division的输出结果是以商和余数的形式输出,不能满足应用要求,笔者提出了一种基于FPGA的浮点除法器的硬件实现方法。根据除法的本质是移位相减的原理,及浮点数规格化的要求,采用模块化设计方法分别对各模块进行设计。在MaxplusⅡ上进行综合仿真测试后,证明该模块运算准确、精度高且具有很好的移植性。
作者:甘子平;韩应征;张立毅;鲁峰
作者单位:
分类:信息技术与安全科学
中文关键词:浮点数除法器FPGA
刊名:《太原理工大学学报》 2008 (S2)
页码/页数:1
评论