- 年份
- 2019(1)
- 2016(1)
- 2014(1)
- 2012(2)
- 2010(1)
- 2007(2)
- 2006(1)
- 更多...
- 核心收录
- 中国科技论文与引文数据库(CSTPCD)(2)
- 中国科学引文数据库(CSCD)(1)
- 北京大学中文核心期刊目录(北大核心)(1)
- 刊名
- 舰船电子工程(2)
- 微型机与应用(1)
- 数字技术与应用(1)
- 数据采集与处理(1)
- 无线电工程(1)
- 现代信息科技(1)
- 现代电子技术(1)
- 电子科技(1)
- 更多...
- 作者单位
- 西安电子科技大学(2)
- 北方工业大学(1)
- 四川大学(1)
- 国家无线电监测中心(1)
- 大连海洋大学(1)
- 太原师范学院(1)
- 更多...
- 语种
- 汉语(9)
- 关键词
- Quartus(9)
- FPGA(4)
- ModelSim(2)
- VHDL(2)
- VHDL语言(2)
- Ⅱ(2)
- 16QAM(1)
- Altera(1)
- DSP Builder(1)
- FIR(1)
- 更多...
- 作者
- 何东钢(1)
- 何雨东(1)
- 冯延青(1)
- 刘娟(1)
- 刘耀军(1)
- 周思同(1)
- 商丽卫(1)
- 宋晋(1)
- 张智鹏(1)
- 徐慨(1)
- 更多...
相关度
- 相关度
- 发表时间
每页显示10条
- 每页显示10条
- 每页显示20条
- 每页显示30条
已找到 9 条结果
- 自顶向下基于DSP Builder的PID控制系统开发CSTPCD摘要:介绍了一种控制领域里FPGA设计的新方法.通过将Matlab中的Simulink组件Altera DSP Builder应用于PID控制系统的开发,在算法级上将现在新的SoC开发软件引入到了控制系统的顶层设计中来.这种应用以FPGA硬件本身的优点解决了传统分立元件电路缺点,同时加速了控制算法设计的顶层实现,从而大大提高将各种新型PID算法广泛应用于实际工业控制系统的可行性.
- 基于 FPGA 的水下声脉冲通信 PPM 系统设计
- 基于VHDL的FIR低通数字滤波器设计与仿真
- 基于FPGA的数控振荡器设计
- FSATA乘法器的设计与实现
- 基于FPGA的SDX总线与Wishbone总线接口设计摘要:针对机栽信息采集系统可靠性、数据管理高效性以及硬件成本的需求,介绍了基于硬件描述语言VerilogHDL设计的SDX总线与Wishbone总线接口转化的设计与实现,并通过Modelsim进行功能仿真,在QuartusⅡ软件平台上综合,最终在A|tera公司的CycloneⅡ系列FPGA上调试。实验证明了设计的可行性。
- 用SignalTap Ⅱ逻辑分析仪调试FPGA
- 线性同余交织器的FPGA实现北大核心CSCDCSTPCD
- 基于Quartus的16QAM调制系统设计